(Ultimo aggiornamento: 23 Settembre 2008 -> RISULTATI IV Appello - inclusi risultati vecchio corso)
AVVISO: l'orale puo' essere sostenuto in qualunque
appello d'esame, durante le date riportate sul Sistema Informativo
Studenti (SIS).
Docente: Alessandro Sperduti
Il corso esamina il calcolatore utilizzato in ambito locale
dal
punto di vista funzionale e tecnologico.
Questi i principali argomenti trattati: Struttura e funzione della Cpu,
Processori RISC, Memoria cache,
Memoria interna, Memoria esterna, Input/Output.
I principali riferimenti bibliografici al corso sono i seguenti:
RISULTATI APPELLO 16 Luglio (inclusi risultati vecchio corso)
RISULTATI APPELLO 22 Settembre (nuovo)
RISULTATI APPELLO 22 Settembre (vecchio)
LUCIDI E NOTE DEL CORSO:
Lucidi di introduzione al corso, 15 Gennaio
Organizzazione del Processore, 16 Gennaio (nuova versione)
Organizzazione del Processore, 22 Gennaio (nuova versione)
Pipeline (nuova versione), 23, 29 Gennaio
buffer circolare (ppt), 29 Gennaio
predizione dinamica (ppt), 29 Gennaio
CISC e RISC, 30 Gennaio, (5 Febbraio, malattia) 6,19 Febbraio
Lezioni del 12 e 13 Febbraio non tenute per malattia
Gerarchie di Memoria (26,27/02)
COMUNICAZIONE: ATTIVATA LISTA ISCRIZIONE LABORATORIO del 4 e 5 Marzo (SIS)
Memorie RAM e Dischi Magnetici (11/03)
MATERIALE PER ESERCIZI:
Esercizio pipeline MIPS, 21 Febbraio
Esercizi cache e testo esercizio 4, 27 Febbraio
Sol. es.4 cache (lezione del 28/02)
Sol. es.5 cache (non svolto a lezione)
Esercizi dischi magnetici (12/03)
ESEMPIO DI COMPITO:
Esempio di compito (solo per studenti del primo anno)
SIMULATORI:
Cache (Windows) (laboratorio)
Pipeline MIPS (Windows) (laboratorio)
Testo simulazioni 1 (laboratorio)
traccia simulazione 1 (laboratorio)
traccia simulazione 2 (laboratorio)
traccia simulazione 3 (laboratorio)
assembler MIPS (laboratorio)
segnali controllo simulatore MIPS (laboratorio)